Lattice Semiconductor / (特定用途向け)
画像インターフェースブリッジFPGA

(特定用途向け)画像インターフェースブリッジFPGA

MIPI,LVDSなどの画像インターフェースブリッジFPGA
MIPI D-PHY規格に準拠したハードブロックを内蔵
画像インターフェースIPを組み合わせることで容易にカスタムのブリッジ機能を実現

デバイス
ファミリ
プロセス ロジック
規模(※1)
MIPI
D-PHY
PCI
Express
コンフィグ
メモリ内蔵
パッケージ
最小サイズ
リリース 詳細
情報
CrossLink-NX 28nm
FD-SOI
17-40k
LC
2.5Gbps
x4lane:2ch
Gen2
Hard IP
× 3.7×4.1㎜ 2020年 Click
CrossLinkPlus 40nm 6k LUT 1.5Gbps
x4lane:2ch
× 3.5×3.5㎜ 2019年 Click
CrossLink 40nm 6k LUT 1.5Gbps
x4lane:2ch
× × 2.535×
2.535㎜
2016年 Click

※1:デバイスファミリによりロジック規模の単位が異なりますのでご注意ください。1LC(Logic Cell)=1.2LUTとして換算できます。

お問い合わせ / お申し込み

aaaa

お見積り・資料請求・技術的なお問い合わせ等

ページの
先頭へ